Bibliografische Daten

Dokument DE102004029944A1 (Seiten: 21)

Bibliografische Daten Dokument DE102004029944A1 (Seiten: 21)
INID Kriterium Feld Inhalt
54 Titel TI [DE] Verfahren zur Ermittlung relevanter Schaltungsteile in einer Schaltung bei einer Belastung mit einem zeitlich veränderlichen Signal
[EN] Circuit parts determining method for use at load with variable signal, involves accomplishing equal signal analysis for circuit based on computer implemented model by considering equal signal depending on parameters of variable signal
71/73 Anmelder/Inhaber PA INFINEON TECHNOLOGIES AG, DE
72 Erfinder IN GROOS GERHARD, DE
22/96 Anmeldedatum AD 21.06.2004
21 Anmeldenummer AN 102004029944
Anmeldeland AC DE
Veröffentlichungsdatum PUB 05.01.2006
33
31
32
Priorität PRC
PRN
PRD


51 IPC-Hauptklasse ICM H01L 21/66
51 IPC-Nebenklasse ICS
IPC-Zusatzklasse ICA
IPC-Indexklasse ICI
Gemeinsame Patentklassifikation CPC G06F 30/367
MCD-Hauptklasse MCM
MCD-Nebenklasse MCS H01L 21/66 (2006.01)
MCD-Zusatzklasse MCA
57 Zusammenfassung AB [DE] Verfahren zur Ermittlung relevanter Schaltungsteile in einer Schaltung bei einer Belastung mit einem zeitlich veränderlichen Signal, wobei die Schaltung eine Anzahl miteinander verschalteter Schaltungskomponenten aufweist, die jeweils mittels Anschlüssen zwischen wenigstens zwei Schaltungsknoten verschaltet sind, wobei wenigstens einigen der Schaltungsteile jeweils wenigstens ein Relevanzkriterium zugeordnet ist und wobei die Schaltung wenigstens einen ersten und einen zweiten Anschluss aufweist zum Einkoppeln des zeitlich veränderlichen Signals, wobei das Verfahren folgende Verfahrensschritte umfasst: DOLLAR A - Bereitstellen eines computerimplementierten Modells der Schaltung, bei dem die Schaltungskomponenten wenigstens teilweise durch äquivalente Gleichsignalmodelle repräsentiert sind, deren Parameter wenigstens einen der folgenden Parameter des zeitlich veränderlichen Signals berücksichtigen: Steilheit einer steigenden Flanke, Dauer eines pulsförmigen Signalanteils, Steilheit einer fallenden Flanke, DOLLAR A - Durchführen einer Gleichsignalanalyse für die Schaltung anhand des bereitgestellten Modells bei Berücksichtigung eines an den wenigstens zwei Anschlüssen anliegenden Gleichsignals, das von wenigstens einem der folgenden Parameter des zeitlich veränderlichen Signals abhängig ist: Amplitude, Steilheit einer steigenden Flanke, Dauer eines pulsförmigen Signalanteils, Steilheit einer fallenden Flanke, und Ermitteln solcher Schaltungsteile als relevant, bei denen aufgrund des an ...
[EN] The method involves making a computer implemented model of a circuit (10), with which circuit components are partially represented by equivalent signal models. The models have parameters of a temporally variable signal such as slope of rising and dropping flank. An equal signal analysis is accomplished for the circuit based on the model by considering an equal signal that depends on the parameters of the temporally variable signal. An independent claim is also include for a computer program product.
56 Entgegengehaltene Patentdokumente/Zitate,
in Recherche ermittelt
CT US000006591233B1
US000006493850B2
US000006553542B2
US000007024646B2
US000007243317B2
US000007302378B2
56 Entgegengehaltene Patentdokumente/Zitate,
vom Anmelder genannt
CT
56 Entgegengehaltene Nichtpatentliteratur/Zitate,
in Recherche ermittelt
CTNP H.Gossner, Proceedings of the 17th International Conference on VLSI Design, S.809-818, Jan 2004 0;
Harald Gossner: ESD protection for the deep sub micron regime ? a challenge for design methodology. In: Proceedings of the 17th International Conference on VLSI Design, 01/2004, 809-818. n;
M. Baird et al.: Verify ESD: A Tool for Efficient Circuit Level ESD Simulations of Mixed-Signal ICs. In: IEEE EOS/ESD Symposium Proceedings, 09/2000, 465-469. n;
M.Baird et al., EOS/ESD Symposium Proceedings, IEEE, S.465-469, Sept. 2000 0
56 Entgegengehaltene Nichtpatentliteratur/Zitate,
vom Anmelder genannt
CTNP
Zitierende Dokumente Dokumente ermitteln
Sequenzprotokoll
Prüfstoff-IPC ICP G06F 17/50
H01L 21/66
H01L 23/60